quartus ii(PLD/FPGA开发软件) 15.0.0.145 免费特别版(附注册机+安装教程)

quartus ii 15.0解锁版下载

  • 软件大小:20.28GB
  • 软件语言:英文软件
  • 软件类型:国外软件
  • 软件授权:免费软件
  • 软件类别:辅助设计
  • 应用平台:Windows平台
  • 软件官网:
  • 更新时间:2017-07-17
  • 网友评分:
360通过 腾讯通过 金山通过

情介绍

Quartus II 15.0是Altera公司带来的专业的PLD/FPGA开发软件,该版本不仅增加了Spectra-Q引擎,针对Arria10以及未来的器件进行了优化,FPGA 设计效能实现了突破。还带了新的算法更新了TimeQuest时序分析器,时序分析速度提高了2倍,新的Spectra-Q引擎,进一步提高了下一代可编程器件的设计效能,并且利用新一代的设计空间管理器(DSE)针对用户界面更新了流程,通过工具指导用户的使用,需要的朋友快来下载使用吧。

Quartus II 15.0不仅仅是增加了一些10系列的器件库,还基于最新标准的扩展IP内核,增加了一批免费的IP,提高设计效能。特别是对做信号处理类的用户,增加了一批免费的浮点IP,例如cordic、三角函数等等,另外还增加了一批“大学计划”库和初学者的免费IP库,例如SPI、USB、RS232、SD卡读写器、PS2、音频、点阵液晶屏等等,对于高手以外的中手和入门级的低手来说,很有升级价值!

quartus ii 15.0免费版简介:

可以在XP、Linux以及Unix上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。 Maxplus II 作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。目前Altera已经停止了对Maxplus II 的更新支持,Quartus II 与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在Quartus II 中包含了许多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Maxplus II 友好的图形界面及简便的使用方法。 Altera Quartus II 作为一种可编程逻辑的设计环境, 由于其强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。

Quartus II 15.0功能介绍:

Quartus II是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。

Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。Maxplus II 作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。

目前Altera已经停止了对Maxplus II的更新支持,Quartus II与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在Quartus II 中包含了许多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Maxplus II友好的图形界面及简便的使用方法。

Quartus II提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,包括:

1、可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件;

2、芯片(电路)平面布局连线编辑;

3、LogicLock增量设计方法,用户可建立并优化系统,然后添加对原始系统的性能影响较小或无影响的后续模块;

4、功能强大的逻辑综合工具;

5、完备的电路功能仿真与时序逻辑仿真工具;定时/时序分析与关键路径延时分析;可使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析;

6、支持软件源文件的添加和创建,并将它们链接起来生成编程文件;

7、使用组合编译方式可一次完成整体设计流程;

8、自动定位编译错误;

9、高效的期间编程与验证工具;

10、可读入标准的EDIF网表文件、VHDL网表文件和Verilog 网表文件;

11、能生成第三方EDA软件使用的VHDL网表文件和Verilog 网表文件。

Quartus II 15.0新版本介绍:

Quartus II 15.0设计软件的核心是新的Spectra-Q引擎,它进一步提高了下一代可编程器件的设计效能。Spectra-Q 引擎包括更快、扩展性更好的算法,以及新的分层基础数据库和新的统一编译器技术。Spectra-Q 引擎支持新工具和设计流程的开发,进一步扩展了Quartus II 15.0软件的领先优势,它具有以下特性:

·使用改进后的算法、渐进式优化以及分布式编译功能,编译时间缩短了 8 倍

·在设计开始时建立合法引脚输出,I/O 设计加快了 10 倍

·提高了设计抽象级,设计输入加快了 5 倍

1、采用 Spectra-Q 引擎提高您的设计效能

了解新引擎怎样减少设计迭代和编译,改变了 FPGA 设计效能的未来。

2、背景知识

现在可以 下载 新的背景知识,了解 Spectra-Q™ 引擎的详细信息。了解新引擎怎样在设计规划和实施的所有阶段提供了更多的控制功能和预测功能。您还将了解到 Spectra-Q 不仅缩短了编译时间,而且还减少了设计迭代的总次数,因此成功的解决了设计效能问题。

3、更短的编译时间

Spectra-Q 具有以下特性,编译时间和设计迭代速度提高了 8 倍,促进产品更迅速面市:

·利用当今的多核工作站,算法速度更快 (综合、布局、布线、时序分析,以及物理综合)

·渐进式流程支持设计人员重新进入编译阶段,逐步优化各个设计部分,显著缩短了设计迭代时间

·快速重新编译特性重新使用了综合和布局布线信息,流畅的处理小的渐进式设计修改,预综合 HDL 修改的编译速度提高了 3 倍,后适配 SignalTap® II 逻辑分析器修改的编译速度提高了4倍

·分布式编译支持您对设计进行划分,在服务器群的多台计算机上进行并行编译,极大的缩短了编译总时间

4、更少的设计迭代

Spectra-Q 引擎所含有的工具和功能减少了完成 FPGA 和 SoC 设计所需的设计迭代次数。

·BluePrint 平台设计者 — BluePrint 平台设计者利用 Spectra-Q 新引擎来探查器件外设体系结构,高效的分配接口。BluePrint 实时进行适配以及合法检查,防止了非法引脚分配,避免了复杂的错误消息,也不需要等待全编译,I/O 设计速度提高了 10 倍。详细了解·使用 BluePrint 平台设计者 加速您的 I/O 设计。

·混合布局器 — Spectra-Q 引擎还支持混合布局新特性,使用了先进的布局算法加速逻辑总体布局。混合布放器结合分析和高级退火技术,提高了结果质量,降低了种子噪声,从而加速了时序收敛。

5、更快的设计输入

还为硬件、软件和数字信号处理 (DSP) 设计人员提供了 Spectra-Q 引擎快速跟踪设计输入功能。通过多个设计输入方法,设计人员采用自己喜欢的设计环境,更高效的针对 FPGA 进行设计:

·基于 C 或者 C++ — Spectra-Q 引擎支持为高级综合提供的 A++ 新编译器,从 C 或者 C++ 语言中建立知识产权 (IP) 内核,通过快速仿真和 IP 生成功能大幅度提高了效能。

·基于 C (OpenCL) — 软件开发人员可以使用熟悉的基于C的设计流程和 面向 OpenCL 的 英特尔® SDK。SDK 提供软件编程模型,抽象出传统的 FPGA 硬件设计流程。

·基于模型 — DSP Builder 工具 支持基于模型的设计流程:您直接在 Simulink 软件中,从您的 DSP 算法中生成 HDL。

·基于 RTL — Quartus Prime 软件支持所有标准语言,包括 SystemVerilog 和 VHDL-2008。

6、为 Stratix 10 FPGA 和 SoC 提供 Spectra-Q 引擎

Stratix 10 FPGA 和 SoC 等下一代具有数百万逻辑单元 (LE) 的器件的 FPGA 设计软件需要新方法。Spectra-Q 引擎为 Quartus Prime 软件提供支持,提高 Stratix 10 器件的 设计效能,促进产品及时面市。

Stratix 10 FPGA 和 SoC 硬件实现了创新,特别是其灵活的模块化体系结构,满足了真正的分层设计需求。与 Spectra-Q 引擎一起优化而显著提高效能的关键特性包括:

·新的 HyperFlex 内核体系结构,互联结构上遍布寄存器,性能比前几代 FPGA 提高了 2 倍

·可编程时钟树综合

·采用基于扇区的方法对器件进行配置

·Spectra-Q 引擎发挥这种灵活性和模块化的优势,极大的减少了设计迭代次数,增强了设计重用,方便了体系结构探查和规划。

7、使用Spectra-Q硬划分进行IP集成演示

Spectra-Q引擎为IP重用提供了强大的新功能。例如,FPGA含有高速I/O接口,以极高的数据速率向FPGA架构传送数据。如果I/O至架构传送时序能够成功的收敛,作为单独的数据库——“硬划分”存储,那么将有利于缩短产品面市时间。这一数据库保持不变,而FPGA架构中设计的其他部分进行综合、布局和布线的多次修订。下面的视频演示了怎样在Quartus Prime Pro版软件中作为设计硬划分来建立并重用I/O至架构传送,该版软件是由Spectra-Q引擎支持的。

Quartus II 15.0安装教程:

一、安装必须组件

1、QuartusSetup-15.0.0.145-windows.exe

2、QuartusHelpSetup-15.0.0.145-windows.exe

注安装后不要启动,弹出的启动界面时,选“Cancel

二、激活

1、解压开license.zip

2、运行里面的“QuartusCrack.exe

3、点击查找,选择"C:\altera\15.0\quartus\bin64\gcl_afcq.dll"

4、点击下一步

5、点击完成

6、启动 “Quartus II 15.0 (64-bit)”(具体的路径:C:\altera\15.0\quartus\bin64\quartus.exe

7、在“Evaluation Mode”界面选择“if you hava a valid license file, specify the location of your license file”,点击 ok

8、获取NIC ID,如我的是:a088699e34fa , a088699e34fe , 00155d007301

9、将解压开的“license.dat”拷贝一份到 "C:\altera\15.0\licenses\license.dat", 修改其中的三处 XXXXXXXXXXXX 为自己的 NIC ID,(注意格式:如我的是 "a088699e34fa a088699e34fe 00155d007301",包括引号,中间用空格分隔)

10、选择 “C:\altera\15.0\licenses\license.dat”,点击 OK

三、安装器件库

1、运行"系统开发菜单"->所有应用->Altera 15.0.0.145->Quartus II 15.0 Device Installer

2、选择刚才下载的器件库所在的目录,点击 next

3、选择所有的复选框,点击next便开始了安装

四、安装扩展包

由于扩展包主要是 exe 可执行程序,所以安装起来也比较的简单

五、选装组件-扩展包可以安装一些扩展功能包选装组件:

1、DSP Builder(是MATLAB的插件,可以不装,主要用于信号处理类产品开发)57MB DSPBuilderSetup-15.0.0.145-windows.exe 

2、SOC(必须装才能开发集成高性能硬核Cortex-A的SOC FPGA,内含全世界最厉害的ARM开发工具,来自ARM公司的DS-5安装包)2.2GB SoCEDSSetup-15.0.0.145-windows.exe 

3、JNEye(可以不装,用于FPGA高速收发器的PCB级的仿真和分析,不用FPGA的高速收发器,就不用安装这个工具)1.1GB JNEyeSetup-15.0.0.145-windows.exe 

4、Altera OpenCL(用C语言开发FPGA的工具,可以不装,主要用于信号处理和科学计算类产品开发)      

① Altera SDK for OpenCL 192MB AOCLSetup-15.0.0.145-windows.exe          

② Altera Runtime Environment for OpenCL Linux x86-64 RPM 612KB  aocl-rte-15.0.0-1.x86_64.rpm         

③ Altera Runtime Environment for OpenCL Linux PowerPC RPM 480KB aocl-rte-15.0.0-1.ppc64.rpm          

④ Altera Runtime Environment for OpenCL Linux Cyclone V SoC TGZ 706KB aocl-rte-15.0.0-1.arm32.tgz          

⑤ Altera Runtime Environment for OpenCL Windows x86-64 8.9MB aocl-rte-15.0.0.145-windows.exe      

5、ModelSim AE(可以不装AE版,推荐更好的ModelSim SE版,可去Mentor官方网站下载软件对应的SE版本10.3d再去eetop论坛下载Crack,SE的解锁器也可以用在AE上)1.1GB ModelSimSetup-15.0.0.145-windows.exe 

6、Quartus II Programmer(建议工厂烧写流水线上安装,普通开发者不要安装,因为Quartus II已经集成了此工具) 607MB QuartusProgrammerSetup-15.0.0.145-windows.exe

六、器件库下载地址

不用全装,用哪个系列的器件就安装哪个系列的器件库

载地址

下载错误?【投诉报错】

quartus ii(PLD/FPGA开发软件) 15.0.0.145 免费特别版(附注册机+安装教程)

      气软件

      关文章

      载声明

      ☉ 解压密码:www.jb51.net 就是本站主域名,希望大家看清楚,[ 分享码的获取方法 ]可以参考这篇文章
      ☉ 推荐使用 [ 迅雷 ] 下载,使用 [ WinRAR v5 ] 以上版本解压本站软件。
      ☉ 如果这个软件总是不能下载的请在评论中留言,我们会尽快修复,谢谢!
      ☉ 下载本站资源,如果服务器暂不能下载请过一段时间重试!或者多试试几个下载地址
      ☉ 如果遇到什么问题,请评论留言,我们定会解决问题,谢谢大家支持!
      ☉ 本站提供的一些商业软件是供学习研究之用,如用于商业用途,请购买正版。
      ☉ 本站提供的quartus ii(PLD/FPGA开发软件) 15.0.0.145 免费特别版(附注册机+安装教程) 资源来源互联网,版权归该下载资源的合法拥有者所有。